mirror of https://github.com/efabless/caravel.git
4674 lines
75 KiB
JSON
4674 lines
75 KiB
JSON
|
[
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR"
|
||
|
], [
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR"
|
||
|
], [
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR"
|
||
|
], [
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR"
|
||
|
], [
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR"
|
||
|
], [
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"CLK",
|
||
|
"D",
|
||
|
"SET_B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Q"
|
||
|
], [
|
||
|
"CLK",
|
||
|
"D",
|
||
|
"SET_B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Q"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"CLK",
|
||
|
"D",
|
||
|
"RESET_B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Q"
|
||
|
], [
|
||
|
"CLK",
|
||
|
"D",
|
||
|
"RESET_B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Q"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"CLK",
|
||
|
"D",
|
||
|
"RESET_B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Q"
|
||
|
], [
|
||
|
"CLK",
|
||
|
"D",
|
||
|
"RESET_B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Q"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A0",
|
||
|
"A1",
|
||
|
"S",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A0",
|
||
|
"A1",
|
||
|
"S",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"C1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"C1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR"
|
||
|
], [
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR"
|
||
|
], [
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"VGND",
|
||
|
"VPWR"
|
||
|
], [
|
||
|
"VGND",
|
||
|
"VPWR"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"DIODE",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR"
|
||
|
], [
|
||
|
"DIODE",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"C_N",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"C_N",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"C1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"C1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"CLK",
|
||
|
"D",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Q"
|
||
|
], [
|
||
|
"CLK",
|
||
|
"D",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Q"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"CLK",
|
||
|
"D",
|
||
|
"SET_B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Q"
|
||
|
], [
|
||
|
"CLK",
|
||
|
"D",
|
||
|
"SET_B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Q"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"CLK",
|
||
|
"D",
|
||
|
"RESET_B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Q"
|
||
|
], [
|
||
|
"CLK",
|
||
|
"D",
|
||
|
"RESET_B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Q"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"D",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"D",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"D",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"D",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"A3",
|
||
|
"B1",
|
||
|
"C1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"A3",
|
||
|
"B1",
|
||
|
"C1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A_N",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A_N",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"D",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"D",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"C1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"C1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"C1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"C1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"CLK",
|
||
|
"D",
|
||
|
"SET_B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Q"
|
||
|
], [
|
||
|
"CLK",
|
||
|
"D",
|
||
|
"SET_B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Q"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A_N",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A_N",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1_N",
|
||
|
"A2_N",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A1_N",
|
||
|
"A2_N",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"C1",
|
||
|
"D1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"C1",
|
||
|
"D1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A_N",
|
||
|
"B",
|
||
|
"C",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A_N",
|
||
|
"B",
|
||
|
"C",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"C1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"C1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"A3",
|
||
|
"B1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"A3",
|
||
|
"B1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"C1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"C1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1_N",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1_N",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"D_N",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"D_N",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A_N",
|
||
|
"B",
|
||
|
"C",
|
||
|
"D",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A_N",
|
||
|
"B",
|
||
|
"C",
|
||
|
"D",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A0",
|
||
|
"A1",
|
||
|
"S",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A0",
|
||
|
"A1",
|
||
|
"S",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A_N",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A_N",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"C1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"C1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"CLK_N",
|
||
|
"D",
|
||
|
"RESET_B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Q"
|
||
|
], [
|
||
|
"CLK_N",
|
||
|
"D",
|
||
|
"RESET_B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Q"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1_N",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1_N",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"D",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"D",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"C_N",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"C_N",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"A3",
|
||
|
"B1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"A3",
|
||
|
"B1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"D",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"D",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"C_N",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"C_N",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A_N",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A_N",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"A3",
|
||
|
"A4",
|
||
|
"B1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"A3",
|
||
|
"A4",
|
||
|
"B1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"C1",
|
||
|
"D1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"C1",
|
||
|
"D1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A_N",
|
||
|
"B_N",
|
||
|
"C",
|
||
|
"D",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A_N",
|
||
|
"B_N",
|
||
|
"C",
|
||
|
"D",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A_N",
|
||
|
"B",
|
||
|
"C",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A_N",
|
||
|
"B",
|
||
|
"C",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"A3",
|
||
|
"B1",
|
||
|
"C1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"A3",
|
||
|
"B1",
|
||
|
"C1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"A3",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"A3",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"D",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"D",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1_N",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1_N",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A0",
|
||
|
"A1",
|
||
|
"S",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A0",
|
||
|
"A1",
|
||
|
"S",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"A3",
|
||
|
"A4",
|
||
|
"B1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"A3",
|
||
|
"A4",
|
||
|
"B1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"C1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"C1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A_N",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A_N",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1_N",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1_N",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"C_N",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"C_N",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"C1",
|
||
|
"D1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"C1",
|
||
|
"D1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"A3",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"A3",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A0",
|
||
|
"A1",
|
||
|
"S",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A0",
|
||
|
"A1",
|
||
|
"S",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"A3",
|
||
|
"B1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"A3",
|
||
|
"B1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"C_N",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"C_N",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"C1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"C1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"D",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"D",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"D_N",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"D_N",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"C1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"C1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"A3",
|
||
|
"B1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"A3",
|
||
|
"B1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A_N",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A_N",
|
||
|
"B",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1_N",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1_N",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"C_N",
|
||
|
"D_N",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"C_N",
|
||
|
"D_N",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"C_N",
|
||
|
"D_N",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"C_N",
|
||
|
"D_N",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1_N",
|
||
|
"A2_N",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A1_N",
|
||
|
"A2_N",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"C1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"C1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A_N",
|
||
|
"B",
|
||
|
"C",
|
||
|
"D",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A_N",
|
||
|
"B",
|
||
|
"C",
|
||
|
"D",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"C1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"C1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"A3",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"A3",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"C1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"C1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"C1",
|
||
|
"D1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"C1",
|
||
|
"D1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A_N",
|
||
|
"B",
|
||
|
"C",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A_N",
|
||
|
"B",
|
||
|
"C",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A_N",
|
||
|
"B",
|
||
|
"C",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A_N",
|
||
|
"B",
|
||
|
"C",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"D",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"D",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"A3",
|
||
|
"A4",
|
||
|
"B1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"A3",
|
||
|
"A4",
|
||
|
"B1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"D",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"D",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"CLK",
|
||
|
"D",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Q"
|
||
|
], [
|
||
|
"CLK",
|
||
|
"D",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Q"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A_N",
|
||
|
"B",
|
||
|
"C",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A_N",
|
||
|
"B",
|
||
|
"C",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"C1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"C1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"D",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A",
|
||
|
"B",
|
||
|
"C",
|
||
|
"D",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"A3",
|
||
|
"B1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"A3",
|
||
|
"B1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"C1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"C1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"A3",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"A3",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1_N",
|
||
|
"A2_N",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
], [
|
||
|
"A1_N",
|
||
|
"A2_N",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"X"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1_N",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1_N",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"C1",
|
||
|
"D1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A1",
|
||
|
"A2",
|
||
|
"B1",
|
||
|
"C1",
|
||
|
"D1",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"HI"
|
||
|
], [
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"HI"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"pins": [
|
||
|
[
|
||
|
"A1_N",
|
||
|
"A2_N",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
], [
|
||
|
"A1_N",
|
||
|
"A2_N",
|
||
|
"B1",
|
||
|
"B2",
|
||
|
"VGND",
|
||
|
"VNB",
|
||
|
"VPB",
|
||
|
"VPWR",
|
||
|
"Y"
|
||
|
]
|
||
|
]
|
||
|
},
|
||
|
{
|
||
|
"name": [
|
||
|
"housekeeping",
|
||
|
"housekeeping"
|
||
|
],
|
||
|
"devices": [
|
||
|
[
|
||
|
["sky130_fd_sc_hd__fill_2", 1],
|
||
|
["sky130_fd_sc_hd__fill_1", 1],
|
||
|
["sky130_fd_sc_hd__decap_4", 1],
|
||
|
["sky130_ef_sc_hd__decap_12", 1],
|
||
|
["sky130_fd_sc_hd__decap_8", 1],
|
||
|
["sky130_fd_sc_hd__dfstp_2", 54],
|
||
|
["sky130_fd_sc_hd__dfrtp_4", 198],
|
||
|
["sky130_fd_sc_hd__dfrtp_2", 117],
|
||
|
["sky130_fd_sc_hd__mux2_1", 752],
|
||
|
["sky130_fd_sc_hd__a221o_1", 352],
|
||
|
["sky130_fd_sc_hd__and2_2", 30],
|
||
|
["sky130_fd_sc_hd__nor3_2", 2],
|
||
|
["sky130_fd_sc_hd__a21o_1", 65],
|
||
|
["sky130_fd_sc_hd__decap_3", 1],
|
||
|
["sky130_fd_sc_hd__dlygate4sd3_1", 1558],
|
||
|
["sky130_fd_sc_hd__decap_6", 1],
|
||
|
["sky130_fd_sc_hd__tapvpwrvgnd_1", 1],
|
||
|
["sky130_fd_sc_hd__diode_2", 161],
|
||
|
["sky130_fd_sc_hd__or3b_1", 21],
|
||
|
["sky130_fd_sc_hd__o21ai_1", 34],
|
||
|
["sky130_fd_sc_hd__a211o_1", 30],
|
||
|
["sky130_fd_sc_hd__dfxtp_1", 30],
|
||
|
["sky130_fd_sc_hd__a21oi_1", 23],
|
||
|
["sky130_fd_sc_hd__a22o_1", 371],
|
||
|
["sky130_fd_sc_hd__dfstp_1", 87],
|
||
|
["sky130_fd_sc_hd__dfrtp_1", 258],
|
||
|
["sky130_fd_sc_hd__inv_2", 71],
|
||
|
["sky130_fd_sc_hd__and3_4", 52],
|
||
|
["sky130_fd_sc_hd__and3_1", 29],
|
||
|
["sky130_fd_sc_hd__clkbuf_8", 38],
|
||
|
["sky130_fd_sc_hd__buf_12", 256],
|
||
|
["sky130_fd_sc_hd__buf_6", 56],
|
||
|
["sky130_fd_sc_hd__nor2_1", 128],
|
||
|
["sky130_fd_sc_hd__or4_1", 133],
|
||
|
["sky130_fd_sc_hd__or2_4", 25],
|
||
|
["sky130_fd_sc_hd__nand2_1", 82],
|
||
|
["sky130_fd_sc_hd__and4_1", 11],
|
||
|
["sky130_fd_sc_hd__and2_1", 72],
|
||
|
["sky130_fd_sc_hd__o22ai_1", 4],
|
||
|
["sky130_fd_sc_hd__o311a_1", 8],
|
||
|
["sky130_fd_sc_hd__nand2_8", 57],
|
||
|
["sky130_fd_sc_hd__nand2b_2", 3],
|
||
|
["sky130_fd_sc_hd__buf_8", 62],
|
||
|
["sky130_fd_sc_hd__clkbuf_2", 32],
|
||
|
["sky130_fd_sc_hd__or4_2", 7],
|
||
|
["sky130_fd_sc_hd__o221a_1", 30],
|
||
|
["sky130_fd_sc_hd__nor2_4", 49],
|
||
|
["sky130_fd_sc_hd__o211a_1", 20],
|
||
|
["sky130_fd_sc_hd__clkinv_2", 10],
|
||
|
["sky130_fd_sc_hd__dfstp_4", 15],
|
||
|
["sky130_fd_sc_hd__clkbuf_16", 95],
|
||
|
["sky130_fd_sc_hd__or2_1", 71],
|
||
|
["sky130_fd_sc_hd__nand2_2", 36],
|
||
|
["sky130_fd_sc_hd__clkbuf_1", 100],
|
||
|
["sky130_fd_sc_hd__clkbuf_4", 18],
|
||
|
["sky130_fd_sc_hd__and2b_1", 6],
|
||
|
["sky130_fd_sc_hd__a2bb2o_1", 5],
|
||
|
["sky130_fd_sc_hd__a2111o_1", 27],
|
||
|
["sky130_fd_sc_hd__and3b_2", 2],
|
||
|
["sky130_fd_sc_hd__buf_4", 20],
|
||
|
["sky130_fd_sc_hd__a221o_2", 22],
|
||
|
["sky130_fd_sc_hd__a31o_1", 25],
|
||
|
["sky130_fd_sc_hd__a211oi_1", 3],
|
||
|
["sky130_fd_sc_hd__o21bai_2", 1],
|
||
|
["sky130_fd_sc_hd__or4b_1", 28],
|
||
|
["sky130_fd_sc_hd__and4b_1", 10],
|
||
|
["sky130_fd_sc_hd__mux2_8", 8],
|
||
|
["sky130_fd_sc_hd__nand2_4", 13],
|
||
|
["sky130_fd_sc_hd__or3_1", 47],
|
||
|
["sky130_fd_sc_hd__nor2_2", 31],
|
||
|
["sky130_fd_sc_hd__nand2b_4", 3],
|
||
|
["sky130_fd_sc_hd__a22o_2", 21],
|
||
|
["sky130_fd_sc_hd__o211a_2", 1],
|
||
|
["sky130_fd_sc_hd__dfrtn_1", 9],
|
||
|
["sky130_fd_sc_hd__o21bai_1", 5],
|
||
|
["sky130_fd_sc_hd__nor2_8", 70],
|
||
|
["sky130_fd_sc_hd__and4_4", 1],
|
||
|
["sky130_fd_sc_hd__or3b_2", 1],
|
||
|
["sky130_fd_sc_hd__or2_2", 24],
|
||
|
["sky130_fd_sc_hd__nor3_1", 15],
|
||
|
["sky130_fd_sc_hd__o31a_1", 12],
|
||
|
["sky130_fd_sc_hd__or4_4", 15],
|
||
|
["sky130_fd_sc_hd__or3b_4", 4],
|
||
|
["sky130_fd_sc_hd__and2b_2", 5],
|
||
|
["sky130_fd_sc_hd__a41oi_1", 1],
|
||
|
["sky130_fd_sc_hd__or3_2", 7],
|
||
|
["sky130_fd_sc_hd__o2111a_1", 9],
|
||
|
["sky130_fd_sc_hd__o21a_1", 13],
|
||
|
["sky130_fd_sc_hd__o22a_1", 23],
|
||
|
["sky130_fd_sc_hd__or3_4", 15],
|
||
|
["sky130_fd_sc_hd__and4bb_1", 4],
|
||
|
["sky130_fd_sc_hd__dlymetal6s2s_1", 18],
|
||
|
["sky130_fd_sc_hd__and3b_1", 5],
|
||
|
["sky130_fd_sc_hd__and2_4", 13],
|
||
|
["sky130_fd_sc_hd__a311o_1", 5],
|
||
|
["sky130_fd_sc_hd__a22o_4", 1],
|
||
|
["sky130_fd_sc_hd__o32a_1", 13],
|
||
|
["sky130_fd_sc_hd__o21ai_4", 1],
|
||
|
["sky130_fd_sc_hd__nor4_4", 1],
|
||
|
["sky130_fd_sc_hd__and3_2", 5],
|
||
|
["sky130_fd_sc_hd__a21bo_1", 4],
|
||
|
["sky130_fd_sc_hd__mux2_4", 12],
|
||
|
["sky130_fd_sc_hd__xnor2_1", 4],
|
||
|
["sky130_fd_sc_hd__a41o_1", 6],
|
||
|
["sky130_fd_sc_hd__a221o_4", 3],
|
||
|
["sky130_fd_sc_hd__o21a_4", 1],
|
||
|
["sky130_fd_sc_hd__nand2b_1", 6],
|
||
|
["sky130_fd_sc_hd__xor2_1", 2],
|
||
|
["sky130_fd_sc_hd__o21ba_1", 9],
|
||
|
["sky130_fd_sc_hd__nor3b_4", 1],
|
||
|
["sky130_fd_sc_hd__a2111o_2", 1],
|
||
|
["sky130_fd_sc_hd__a32o_1", 5],
|
||
|
["sky130_fd_sc_hd__a21o_4", 1],
|
||
|
["sky130_fd_sc_hd__mux2_2", 11],
|
||
|
["sky130_fd_sc_hd__xnor2_2", 3],
|
||
|
["sky130_fd_sc_hd__nand3_1", 2],
|
||
|
["sky130_fd_sc_hd__a31o_2", 1],
|
||
|
["sky130_fd_sc_hd__nor3b_2", 1],
|
||
|
["sky130_fd_sc_hd__buf_2", 14],
|
||
|
["sky130_fd_sc_hd__a211o_2", 1],
|
||
|
["sky130_fd_sc_hd__nor4_1", 8],
|
||
|
["sky130_fd_sc_hd__or4b_4", 2],
|
||
|
["sky130_fd_sc_hd__o221a_4", 4],
|
||
|
["sky130_fd_sc_hd__a31oi_2", 2],
|
||
|
["sky130_fd_sc_hd__and2b_4", 12],
|
||
|
["sky130_fd_sc_hd__a21boi_1", 2],
|
||
|
["sky130_fd_sc_hd__or4bb_1", 4],
|
||
|
["sky130_fd_sc_hd__or4bb_4", 2],
|
||
|
["sky130_fd_sc_hd__o2bb2ai_2", 1],
|
||
|
["sky130_fd_sc_hd__clkinv_8", 2],
|
||
|
["sky130_fd_sc_hd__a211oi_4", 1],
|
||
|
["sky130_fd_sc_hd__nand3_4", 1],
|
||
|
["sky130_fd_sc_hd__inv_4", 1],
|
||
|
["sky130_fd_sc_hd__nand4b_1", 1],
|
||
|
["sky130_fd_sc_hd__o221a_2", 7],
|
||
|
["sky130_fd_sc_hd__o32ai_4", 1],
|
||
|
["sky130_fd_sc_hd__nand3_2", 2],
|
||
|
["sky130_fd_sc_hd__o221ai_2", 1],
|
||
|
["sky130_fd_sc_hd__o21ai_2", 2],
|
||
|
["sky130_fd_sc_hd__o2111ai_1", 1],
|
||
|
["sky130_fd_sc_hd__a21oi_2", 4],
|
||
|
["sky130_fd_sc_hd__nand3b_4", 1],
|
||
|
["sky130_fd_sc_hd__nand3b_1", 1],
|
||
|
["sky130_fd_sc_hd__nand4_1", 5],
|
||
|
["sky130_fd_sc_hd__o41a_1", 4],
|
||
|
["sky130_fd_sc_hd__nand4_2", 1],
|
||
|
["sky130_fd_sc_hd__dfxtp_2", 2],
|
||
|
["sky130_fd_sc_hd__inv_6", 2],
|
||
|
["sky130_fd_sc_hd__and3b_4", 2],
|
||
|
["sky130_fd_sc_hd__o211ai_1", 1],
|
||
|
["sky130_fd_sc_hd__and4_2", 1],
|
||
|
["sky130_fd_sc_hd__o31ai_1", 1],
|
||
|
["sky130_fd_sc_hd__o211a_4", 1],
|
||
|
["sky130_fd_sc_hd__o32ai_1", 1],
|
||
|
["sky130_fd_sc_hd__o2bb2a_1", 1],
|
||
|
["sky130_fd_sc_hd__a21boi_2", 1],
|
||
|
["sky130_fd_sc_hd__o2111ai_4", 1],
|
||
|
["sky130_fd_sc_hd__conb_1", 1],
|
||
|
["sky130_fd_sc_hd__a2bb2oi_1", 1 ]
|
||
|
], [
|
||
|
["sky130_fd_sc_hd__fill_2", 1 ],
|
||
|
["sky130_fd_sc_hd__fill_1", 1 ],
|
||
|
["sky130_fd_sc_hd__decap_4", 1 ],
|
||
|
["sky130_ef_sc_hd__decap_12", 1 ],
|
||
|
["sky130_fd_sc_hd__decap_8", 1 ],
|
||
|
["sky130_fd_sc_hd__dfstp_2", 54 ],
|
||
|
["sky130_fd_sc_hd__dfrtp_4", 198 ],
|
||
|
["sky130_fd_sc_hd__dfrtp_2", 117 ],
|
||
|
["sky130_fd_sc_hd__mux2_1", 752 ],
|
||
|
["sky130_fd_sc_hd__a221o_1", 352 ],
|
||
|
["sky130_fd_sc_hd__and2_2", 30 ],
|
||
|
["sky130_fd_sc_hd__nor3_2", 2 ],
|
||
|
["sky130_fd_sc_hd__a21o_1", 65 ],
|
||
|
["sky130_fd_sc_hd__decap_3", 1 ],
|
||
|
["sky130_fd_sc_hd__dlygate4sd3_1", 1558 ],
|
||
|
["sky130_fd_sc_hd__decap_6", 1 ],
|
||
|
["sky130_fd_sc_hd__tapvpwrvgnd_1", 1 ],
|
||
|
["sky130_fd_sc_hd__diode_2", 161 ],
|
||
|
["sky130_fd_sc_hd__or3b_1", 21 ],
|
||
|
["sky130_fd_sc_hd__o21ai_1", 34 ],
|
||
|
["sky130_fd_sc_hd__a211o_1", 30 ],
|
||
|
["sky130_fd_sc_hd__dfxtp_1", 30 ],
|
||
|
["sky130_fd_sc_hd__a21oi_1", 23 ],
|
||
|
["sky130_fd_sc_hd__a22o_1", 371 ],
|
||
|
["sky130_fd_sc_hd__dfstp_1", 87 ],
|
||
|
["sky130_fd_sc_hd__dfrtp_1", 258 ],
|
||
|
["sky130_fd_sc_hd__inv_2", 71 ],
|
||
|
["sky130_fd_sc_hd__and3_4", 52 ],
|
||
|
["sky130_fd_sc_hd__and3_1", 29 ],
|
||
|
["sky130_fd_sc_hd__clkbuf_8", 38 ],
|
||
|
["sky130_fd_sc_hd__buf_12", 256 ],
|
||
|
["sky130_fd_sc_hd__buf_6", 56 ],
|
||
|
["sky130_fd_sc_hd__nor2_1", 128 ],
|
||
|
["sky130_fd_sc_hd__or4_1", 133 ],
|
||
|
["sky130_fd_sc_hd__or2_4", 25 ],
|
||
|
["sky130_fd_sc_hd__nand2_1", 82 ],
|
||
|
["sky130_fd_sc_hd__and4_1", 11 ],
|
||
|
["sky130_fd_sc_hd__and2_1", 72 ],
|
||
|
["sky130_fd_sc_hd__o22ai_1", 4 ],
|
||
|
["sky130_fd_sc_hd__o311a_1", 8 ],
|
||
|
["sky130_fd_sc_hd__nand2_8", 57 ],
|
||
|
["sky130_fd_sc_hd__nand2b_2", 3 ],
|
||
|
["sky130_fd_sc_hd__buf_8", 62 ],
|
||
|
["sky130_fd_sc_hd__clkbuf_2", 32 ],
|
||
|
["sky130_fd_sc_hd__or4_2", 7 ],
|
||
|
["sky130_fd_sc_hd__o221a_1", 30 ],
|
||
|
["sky130_fd_sc_hd__nor2_4", 49 ],
|
||
|
["sky130_fd_sc_hd__o211a_1", 20 ],
|
||
|
["sky130_fd_sc_hd__clkinv_2", 10 ],
|
||
|
["sky130_fd_sc_hd__dfstp_4", 15 ],
|
||
|
["sky130_fd_sc_hd__clkbuf_16", 95 ],
|
||
|
["sky130_fd_sc_hd__or2_1", 71 ],
|
||
|
["sky130_fd_sc_hd__nand2_2", 36 ],
|
||
|
["sky130_fd_sc_hd__clkbuf_1", 100 ],
|
||
|
["sky130_fd_sc_hd__clkbuf_4", 18 ],
|
||
|
["sky130_fd_sc_hd__and2b_1", 6 ],
|
||
|
["sky130_fd_sc_hd__a2bb2o_1", 5 ],
|
||
|
["sky130_fd_sc_hd__a2111o_1", 27 ],
|
||
|
["sky130_fd_sc_hd__and3b_2", 2 ],
|
||
|
["sky130_fd_sc_hd__buf_4", 20 ],
|
||
|
["sky130_fd_sc_hd__a221o_2", 22 ],
|
||
|
["sky130_fd_sc_hd__a31o_1", 25 ],
|
||
|
["sky130_fd_sc_hd__a211oi_1", 3 ],
|
||
|
["sky130_fd_sc_hd__o21bai_2", 1 ],
|
||
|
["sky130_fd_sc_hd__or4b_1", 28 ],
|
||
|
["sky130_fd_sc_hd__and4b_1", 10 ],
|
||
|
["sky130_fd_sc_hd__mux2_8", 8 ],
|
||
|
["sky130_fd_sc_hd__nand2_4", 13 ],
|
||
|
["sky130_fd_sc_hd__or3_1", 47 ],
|
||
|
["sky130_fd_sc_hd__nor2_2", 31 ],
|
||
|
["sky130_fd_sc_hd__nand2b_4", 3 ],
|
||
|
["sky130_fd_sc_hd__a22o_2", 21 ],
|
||
|
["sky130_fd_sc_hd__o211a_2", 1 ],
|
||
|
["sky130_fd_sc_hd__dfrtn_1", 9 ],
|
||
|
["sky130_fd_sc_hd__o21bai_1", 5 ],
|
||
|
["sky130_fd_sc_hd__nor2_8", 70 ],
|
||
|
["sky130_fd_sc_hd__and4_4", 1 ],
|
||
|
["sky130_fd_sc_hd__or3b_2", 1 ],
|
||
|
["sky130_fd_sc_hd__or2_2", 24 ],
|
||
|
["sky130_fd_sc_hd__nor3_1", 15 ],
|
||
|
["sky130_fd_sc_hd__o31a_1", 12 ],
|
||
|
["sky130_fd_sc_hd__or4_4", 15 ],
|
||
|
["sky130_fd_sc_hd__or3b_4", 4 ],
|
||
|
["sky130_fd_sc_hd__and2b_2", 5 ],
|
||
|
["sky130_fd_sc_hd__a41oi_1", 1 ],
|
||
|
["sky130_fd_sc_hd__or3_2", 7 ],
|
||
|
["sky130_fd_sc_hd__o2111a_1", 9 ],
|
||
|
["sky130_fd_sc_hd__o21a_1", 13 ],
|
||
|
["sky130_fd_sc_hd__o22a_1", 23 ],
|
||
|
["sky130_fd_sc_hd__or3_4", 15 ],
|
||
|
["sky130_fd_sc_hd__and4bb_1", 4 ],
|
||
|
["sky130_fd_sc_hd__dlymetal6s2s_1", 18 ],
|
||
|
["sky130_fd_sc_hd__and3b_1", 5 ],
|
||
|
["sky130_fd_sc_hd__and2_4", 13 ],
|
||
|
["sky130_fd_sc_hd__a311o_1", 5 ],
|
||
|
["sky130_fd_sc_hd__a22o_4", 1 ],
|
||
|
["sky130_fd_sc_hd__o32a_1", 13 ],
|
||
|
["sky130_fd_sc_hd__o21ai_4", 1 ],
|
||
|
["sky130_fd_sc_hd__nor4_4", 1 ],
|
||
|
["sky130_fd_sc_hd__and3_2", 5 ],
|
||
|
["sky130_fd_sc_hd__a21bo_1", 4 ],
|
||
|
["sky130_fd_sc_hd__mux2_4", 12 ],
|
||
|
["sky130_fd_sc_hd__xnor2_1", 4 ],
|
||
|
["sky130_fd_sc_hd__a41o_1", 6 ],
|
||
|
["sky130_fd_sc_hd__a221o_4", 3 ],
|
||
|
["sky130_fd_sc_hd__o21a_4", 1 ],
|
||
|
["sky130_fd_sc_hd__nand2b_1", 6 ],
|
||
|
["sky130_fd_sc_hd__xor2_1", 2 ],
|
||
|
["sky130_fd_sc_hd__o21ba_1", 9 ],
|
||
|
["sky130_fd_sc_hd__nor3b_4", 1 ],
|
||
|
["sky130_fd_sc_hd__a2111o_2", 1 ],
|
||
|
["sky130_fd_sc_hd__a32o_1", 5 ],
|
||
|
["sky130_fd_sc_hd__a21o_4", 1 ],
|
||
|
["sky130_fd_sc_hd__mux2_2", 11 ],
|
||
|
["sky130_fd_sc_hd__xnor2_2", 3 ],
|
||
|
["sky130_fd_sc_hd__nand3_1", 2 ],
|
||
|
["sky130_fd_sc_hd__a31o_2", 1 ],
|
||
|
["sky130_fd_sc_hd__nor3b_2", 1 ],
|
||
|
["sky130_fd_sc_hd__buf_2", 14 ],
|
||
|
["sky130_fd_sc_hd__a211o_2", 1 ],
|
||
|
["sky130_fd_sc_hd__nor4_1", 8 ],
|
||
|
["sky130_fd_sc_hd__or4b_4", 2 ],
|
||
|
["sky130_fd_sc_hd__o221a_4", 4 ],
|
||
|
["sky130_fd_sc_hd__a31oi_2", 2 ],
|
||
|
["sky130_fd_sc_hd__and2b_4", 12 ],
|
||
|
["sky130_fd_sc_hd__a21boi_1", 2 ],
|
||
|
["sky130_fd_sc_hd__or4bb_1", 4 ],
|
||
|
["sky130_fd_sc_hd__or4bb_4", 2 ],
|
||
|
["sky130_fd_sc_hd__o2bb2ai_2", 1 ],
|
||
|
["sky130_fd_sc_hd__clkinv_8", 2 ],
|
||
|
["sky130_fd_sc_hd__a211oi_4", 1 ],
|
||
|
["sky130_fd_sc_hd__nand3_4", 1 ],
|
||
|
["sky130_fd_sc_hd__inv_4", 1 ],
|
||
|
["sky130_fd_sc_hd__nand4b_1", 1 ],
|
||
|
["sky130_fd_sc_hd__o221a_2", 7 ],
|
||
|
["sky130_fd_sc_hd__o32ai_4", 1 ],
|
||
|
["sky130_fd_sc_hd__nand3_2", 2 ],
|
||
|
["sky130_fd_sc_hd__o221ai_2", 1 ],
|
||
|
["sky130_fd_sc_hd__o21ai_2", 2 ],
|
||
|
["sky130_fd_sc_hd__o2111ai_1", 1 ],
|
||
|
["sky130_fd_sc_hd__a21oi_2", 4 ],
|
||
|
["sky130_fd_sc_hd__nand3b_4", 1 ],
|
||
|
["sky130_fd_sc_hd__nand3b_1", 1 ],
|
||
|
["sky130_fd_sc_hd__nand4_1", 5 ],
|
||
|
["sky130_fd_sc_hd__o41a_1", 4 ],
|
||
|
["sky130_fd_sc_hd__nand4_2", 1 ],
|
||
|
["sky130_fd_sc_hd__dfxtp_2", 2 ],
|
||
|
["sky130_fd_sc_hd__inv_6", 2 ],
|
||
|
["sky130_fd_sc_hd__and3b_4", 2 ],
|
||
|
["sky130_fd_sc_hd__o211ai_1", 1 ],
|
||
|
["sky130_fd_sc_hd__and4_2", 1 ],
|
||
|
["sky130_fd_sc_hd__o31ai_1", 1 ],
|
||
|
["sky130_fd_sc_hd__o211a_4", 1 ],
|
||
|
["sky130_fd_sc_hd__o32ai_1", 1 ],
|
||
|
["sky130_fd_sc_hd__o2bb2a_1", 1 ],
|
||
|
["sky130_fd_sc_hd__a21boi_2", 1 ],
|
||
|
["sky130_fd_sc_hd__o2111ai_4", 1 ],
|
||
|
["sky130_fd_sc_hd__conb_1", 1 ],
|
||
|
["sky130_fd_sc_hd__a2bb2oi_1", 1 ]
|
||
|
]
|
||
|
],
|
||
|
"nets": [
|
||
|
6473,
|
||
|
6473
|
||
|
],
|
||
|
"badnets": [
|
||
|
],
|
||
|
"badelements": [
|
||
|
],
|
||
|
"pins": [
|
||
|
[
|
||
|
"wb_clk_i",
|
||
|
"wb_adr_i[21]",
|
||
|
"wb_adr_i[20]",
|
||
|
"wb_adr_i[1]",
|
||
|
"wb_adr_i[0]",
|
||
|
"spimemio_flash_csb",
|
||
|
"spi_enabled",
|
||
|
"qspi_enabled",
|
||
|
"mgmt_gpio_in[7]",
|
||
|
"mgmt_gpio_in[5]",
|
||
|
"trap",
|
||
|
"mgmt_gpio_in[3]",
|
||
|
"mgmt_gpio_in[37]",
|
||
|
"pad_flash_io1_di",
|
||
|
"mgmt_gpio_in[34]",
|
||
|
"mgmt_gpio_in[2]",
|
||
|
"mgmt_gpio_in[30]",
|
||
|
"mgmt_gpio_in[28]",
|
||
|
"usr2_vcc_pwrgood",
|
||
|
"usr1_vdd_pwrgood",
|
||
|
"spimemio_flash_io0_do",
|
||
|
"usr1_vcc_pwrgood",
|
||
|
"mgmt_gpio_in[23]",
|
||
|
"spimemio_flash_clk",
|
||
|
"mgmt_gpio_in[22]",
|
||
|
"mgmt_gpio_in[8]",
|
||
|
"mgmt_gpio_in[12]",
|
||
|
"mgmt_gpio_in[11]",
|
||
|
"mgmt_gpio_in[0]",
|
||
|
"mgmt_gpio_in[36]",
|
||
|
"mask_rev_in[9]",
|
||
|
"mgmt_gpio_in[18]",
|
||
|
"mask_rev_in[22]",
|
||
|
"mask_rev_in[20]",
|
||
|
"mgmt_gpio_in[10]",
|
||
|
"mgmt_gpio_in[1]",
|
||
|
"mgmt_gpio_in[19]",
|
||
|
"mask_rev_in[28]",
|
||
|
"mask_rev_in[27]",
|
||
|
"mgmt_gpio_in[27]",
|
||
|
"mgmt_gpio_in[17]",
|
||
|
"mgmt_gpio_in[26]",
|
||
|
"mgmt_gpio_in[35]",
|
||
|
"mgmt_gpio_in[25]",
|
||
|
"mgmt_gpio_in[33]",
|
||
|
"spimemio_flash_io3_oeb",
|
||
|
"spimemio_flash_io2_oeb",
|
||
|
"mgmt_gpio_in[21]",
|
||
|
"mask_rev_in[30]",
|
||
|
"mgmt_gpio_in[20]",
|
||
|
"mask_rev_in[2]",
|
||
|
"mask_rev_in[1]",
|
||
|
"spimemio_flash_io2_do",
|
||
|
"mask_rev_in[26]",
|
||
|
"mask_rev_in[16]",
|
||
|
"mgmt_gpio_in[14]",
|
||
|
"mgmt_gpio_in[13]",
|
||
|
"mgmt_gpio_in[32]",
|
||
|
"spi_sdoenb",
|
||
|
"spi_sdo",
|
||
|
"debug_mode",
|
||
|
"wb_adr_i[2]",
|
||
|
"wb_adr_i[3]",
|
||
|
"wb_adr_i[4]",
|
||
|
"wb_adr_i[6]",
|
||
|
"wb_adr_i[7]",
|
||
|
"wb_adr_i[5]",
|
||
|
"usr2_vdd_pwrgood",
|
||
|
"spimemio_flash_io0_oeb",
|
||
|
"mgmt_gpio_in[15]",
|
||
|
"wb_rstn_i",
|
||
|
"mask_rev_in[3]",
|
||
|
"mask_rev_in[31]",
|
||
|
"mgmt_gpio_in[6]",
|
||
|
"mask_rev_in[29]",
|
||
|
"mask_rev_in[19]",
|
||
|
"mgmt_gpio_in[29]",
|
||
|
"mask_rev_in[18]",
|
||
|
"spi_csb",
|
||
|
"mask_rev_in[17]",
|
||
|
"mask_rev_in[14]",
|
||
|
"ser_tx",
|
||
|
"mask_rev_in[13]",
|
||
|
"mgmt_gpio_in[16]",
|
||
|
"mask_rev_in[6]",
|
||
|
"mask_rev_in[25]",
|
||
|
"mask_rev_in[15]",
|
||
|
"mask_rev_in[23]",
|
||
|
"mask_rev_in[12]",
|
||
|
"porb",
|
||
|
"mask_rev_in[5]",
|
||
|
"mask_rev_in[21]",
|
||
|
"mask_rev_in[24]",
|
||
|
"mask_rev_in[11]",
|
||
|
"mgmt_gpio_in[24]",
|
||
|
"mask_rev_in[4]",
|
||
|
"mask_rev_in[10]",
|
||
|
"pad_flash_io0_di",
|
||
|
"mask_rev_in[0]",
|
||
|
"mgmt_gpio_in[9]",
|
||
|
"debug_out",
|
||
|
"mgmt_gpio_in[31]",
|
||
|
"debug_oeb",
|
||
|
"spimemio_flash_io3_do",
|
||
|
"spi_sck",
|
||
|
"wb_adr_i[28]",
|
||
|
"wb_adr_i[27]",
|
||
|
"wb_adr_i[26]",
|
||
|
"wb_adr_i[25]",
|
||
|
"wb_adr_i[24]",
|
||
|
"wb_dat_i[17]",
|
||
|
"wb_dat_i[23]",
|
||
|
"wb_dat_i[22]",
|
||
|
"wb_dat_i[27]",
|
||
|
"wb_dat_i[26]",
|
||
|
"wb_dat_i[8]",
|
||
|
"wb_dat_i[13]",
|
||
|
"wb_dat_i[12]",
|
||
|
"wb_adr_i[31]",
|
||
|
"wb_dat_i[16]",
|
||
|
"wb_dat_i[20]",
|
||
|
"wb_dat_i[21]",
|
||
|
"wb_dat_i[10]",
|
||
|
"wb_dat_i[11]",
|
||
|
"wb_dat_i[9]",
|
||
|
"wb_dat_i[14]",
|
||
|
"wb_dat_i[15]",
|
||
|
"wb_adr_i[30]",
|
||
|
"wb_sel_i[0]",
|
||
|
"wb_dat_i[1]",
|
||
|
"wb_dat_i[3]",
|
||
|
"wb_dat_i[2]",
|
||
|
"wb_dat_i[7]",
|
||
|
"wb_dat_i[6]",
|
||
|
"wb_dat_i[0]",
|
||
|
"wb_dat_i[4]",
|
||
|
"wb_dat_i[5]",
|
||
|
"wb_dat_i[24]",
|
||
|
"wb_dat_i[28]",
|
||
|
"wb_dat_i[29]",
|
||
|
"wb_dat_i[18]",
|
||
|
"wb_dat_i[19]",
|
||
|
"wb_dat_i[25]",
|
||
|
"wb_dat_i[30]",
|
||
|
"wb_dat_i[31]",
|
||
|
"wb_cyc_i",
|
||
|
"wb_adr_i[29]",
|
||
|
"wb_adr_i[9]",
|
||
|
"uart_enabled",
|
||
|
"wb_adr_i[19]",
|
||
|
"wb_adr_i[18]",
|
||
|
"wb_adr_i[8]",
|
||
|
"wb_adr_i[17]",
|
||
|
"wb_adr_i[13]",
|
||
|
"wb_sel_i[3]",
|
||
|
"wb_adr_i[16]",
|
||
|
"wb_adr_i[12]",
|
||
|
"wb_sel_i[2]",
|
||
|
"wb_adr_i[15]",
|
||
|
"wb_adr_i[11]",
|
||
|
"wb_sel_i[1]",
|
||
|
"wb_adr_i[14]",
|
||
|
"wb_adr_i[10]",
|
||
|
"spimemio_flash_io1_oeb",
|
||
|
"spimemio_flash_io1_do",
|
||
|
"wb_stb_i",
|
||
|
"wb_we_i",
|
||
|
"wb_adr_i[23]",
|
||
|
"wb_adr_i[22]",
|
||
|
"pad_flash_clk",
|
||
|
"mgmt_gpio_out[9]",
|
||
|
"mgmt_gpio_out[15]",
|
||
|
"mgmt_gpio_out[14]",
|
||
|
"pll_trim[5]",
|
||
|
"pll_trim[19]",
|
||
|
"pll_sel[2]",
|
||
|
"pll_trim[4]",
|
||
|
"pll_trim[18]",
|
||
|
"pll_sel[1]",
|
||
|
"pll90_sel[1]",
|
||
|
"pll_trim[3]",
|
||
|
"pll_trim[17]",
|
||
|
"pll_sel[0]",
|
||
|
"pll_trim[2]",
|
||
|
"pll_trim[16]",
|
||
|
"pll_ena",
|
||
|
"pll_trim[25]",
|
||
|
"pll_div[4]",
|
||
|
"pll_trim[24]",
|
||
|
"pll_trim[23]",
|
||
|
"pwr_ctrl_out[3]",
|
||
|
"pwr_ctrl_out[2]",
|
||
|
"pwr_ctrl_out[1]",
|
||
|
"pwr_ctrl_out[0]",
|
||
|
"pll_trim[9]",
|
||
|
"irq[0]",
|
||
|
"pll_trim[13]",
|
||
|
"pll_div[2]",
|
||
|
"pll_trim[22]",
|
||
|
"pll_trim[12]",
|
||
|
"pll_div[1]",
|
||
|
"pll_trim[8]",
|
||
|
"pll_trim[21]",
|
||
|
"pll_trim[11]",
|
||
|
"pll_div[0]",
|
||
|
"pll_trim[20]",
|
||
|
"pll_trim[10]",
|
||
|
"pll_dco_ena",
|
||
|
"pll_trim[1]",
|
||
|
"pll_trim[0]",
|
||
|
"pll_bypass",
|
||
|
"pll90_sel[2]",
|
||
|
"pll90_sel[0]",
|
||
|
"pll_trim[15]",
|
||
|
"pll_trim[14]",
|
||
|
"serial_clock",
|
||
|
"pll_div[3]",
|
||
|
"pll_trim[7]",
|
||
|
"pll_trim[6]",
|
||
|
"mgmt_gpio_out[34]",
|
||
|
"pad_flash_io1_oeb",
|
||
|
"serial_data_2",
|
||
|
"serial_data_1",
|
||
|
"reset",
|
||
|
"mgmt_gpio_out[33]",
|
||
|
"mgmt_gpio_out[23]",
|
||
|
"mgmt_gpio_out[24]",
|
||
|
"mgmt_gpio_out[25]",
|
||
|
"mgmt_gpio_out[7]",
|
||
|
"mgmt_gpio_out[12]",
|
||
|
"mgmt_gpio_out[11]",
|
||
|
"mgmt_gpio_out[5]",
|
||
|
"pad_flash_io0_ieb",
|
||
|
"mgmt_gpio_out[21]",
|
||
|
"mgmt_gpio_out[20]",
|
||
|
"mgmt_gpio_out[22]",
|
||
|
"mgmt_gpio_out[30]",
|
||
|
"mgmt_gpio_out[31]",
|
||
|
"mgmt_gpio_out[29]",
|
||
|
"mgmt_gpio_out[2]",
|
||
|
"mgmt_gpio_out[4]",
|
||
|
"mgmt_gpio_out[3]",
|
||
|
"mgmt_gpio_out[19]",
|
||
|
"mgmt_gpio_out[18]",
|
||
|
"mgmt_gpio_out[17]",
|
||
|
"mgmt_gpio_out[26]",
|
||
|
"mgmt_gpio_out[27]",
|
||
|
"mgmt_gpio_out[28]",
|
||
|
"mgmt_gpio_out[16]",
|
||
|
"mgmt_gpio_in[4]",
|
||
|
"pad_flash_clk_oeb",
|
||
|
"wb_ack_o",
|
||
|
"ser_rx",
|
||
|
"spimemio_flash_io3_di",
|
||
|
"spimemio_flash_io2_di",
|
||
|
"spimemio_flash_io1_di",
|
||
|
"spimemio_flash_io0_di",
|
||
|
"mgmt_gpio_oeb[1]",
|
||
|
"mgmt_gpio_oeb[0]",
|
||
|
"spi_sdi",
|
||
|
"serial_resetn",
|
||
|
"irq[1]",
|
||
|
"irq[2]",
|
||
|
"serial_load",
|
||
|
"debug_in",
|
||
|
"wb_dat_o[12]",
|
||
|
"wb_dat_o[10]",
|
||
|
"wb_dat_o[9]",
|
||
|
"wb_dat_o[8]",
|
||
|
"wb_dat_o[5]",
|
||
|
"wb_dat_o[6]",
|
||
|
"wb_dat_o[13]",
|
||
|
"wb_dat_o[7]",
|
||
|
"wb_dat_o[17]",
|
||
|
"wb_dat_o[19]",
|
||
|
"wb_dat_o[27]",
|
||
|
"wb_dat_o[22]",
|
||
|
"wb_dat_o[15]",
|
||
|
"wb_dat_o[21]",
|
||
|
"wb_dat_o[14]",
|
||
|
"wb_dat_o[30]",
|
||
|
"wb_dat_o[23]",
|
||
|
"wb_dat_o[11]",
|
||
|
"wb_dat_o[3]",
|
||
|
"wb_dat_o[0]",
|
||
|
"wb_dat_o[1]",
|
||
|
"wb_dat_o[26]",
|
||
|
"wb_dat_o[2]",
|
||
|
"wb_dat_o[18]",
|
||
|
"wb_dat_o[16]",
|
||
|
"wb_dat_o[25]",
|
||
|
"wb_dat_o[24]",
|
||
|
"wb_dat_o[31]",
|
||
|
"wb_dat_o[29]",
|
||
|
"wb_dat_o[28]",
|
||
|
"wb_dat_o[4]",
|
||
|
"wb_dat_o[20]",
|
||
|
"mgmt_gpio_oeb[5]",
|
||
|
"mgmt_gpio_out[13]",
|
||
|
"mgmt_gpio_oeb[14]",
|
||
|
"mgmt_gpio_oeb[17]",
|
||
|
"mgmt_gpio_oeb[18]",
|
||
|
"mgmt_gpio_oeb[27]",
|
||
|
"mgmt_gpio_oeb[3]",
|
||
|
"mgmt_gpio_out[8]",
|
||
|
"mgmt_gpio_out[32]",
|
||
|
"mgmt_gpio_out[35]",
|
||
|
"mgmt_gpio_oeb[36]",
|
||
|
"mgmt_gpio_oeb[37]",
|
||
|
"pad_flash_io1_do",
|
||
|
"mgmt_gpio_out[6]",
|
||
|
"mgmt_gpio_out[10]",
|
||
|
"mgmt_gpio_oeb[35]",
|
||
|
"pad_flash_io0_oeb",
|
||
|
"pad_flash_io1_ieb",
|
||
|
"mgmt_gpio_out[1]",
|
||
|
"mgmt_gpio_out[0]",
|
||
|
"pad_flash_io0_do",
|
||
|
"mgmt_gpio_oeb[32]",
|
||
|
"mgmt_gpio_oeb[33]",
|
||
|
"mgmt_gpio_oeb[34]",
|
||
|
"pad_flash_csb_oeb",
|
||
|
"mgmt_gpio_out[37]",
|
||
|
"mgmt_gpio_oeb[10]",
|
||
|
"mgmt_gpio_oeb[11]",
|
||
|
"mgmt_gpio_oeb[12]",
|
||
|
"mgmt_gpio_oeb[13]",
|
||
|
"mgmt_gpio_oeb[15]",
|
||
|
"mgmt_gpio_oeb[16]",
|
||
|
"mgmt_gpio_oeb[19]",
|
||
|
"mgmt_gpio_oeb[20]",
|
||
|
"mgmt_gpio_oeb[21]",
|
||
|
"mgmt_gpio_oeb[22]",
|
||
|
"mgmt_gpio_oeb[23]",
|
||
|
"mgmt_gpio_oeb[24]",
|
||
|
"mgmt_gpio_oeb[25]",
|
||
|
"mgmt_gpio_oeb[26]",
|
||
|
"mgmt_gpio_oeb[28]",
|
||
|
"mgmt_gpio_oeb[29]",
|
||
|
"mgmt_gpio_oeb[2]",
|
||
|
"mgmt_gpio_oeb[30]",
|
||
|
"mgmt_gpio_oeb[31]",
|
||
|
"mgmt_gpio_oeb[4]",
|
||
|
"mgmt_gpio_oeb[6]",
|
||
|
"mgmt_gpio_oeb[7]",
|
||
|
"mgmt_gpio_oeb[8]",
|
||
|
"mgmt_gpio_oeb[9]",
|
||
|
"pad_flash_csb",
|
||
|
"mgmt_gpio_out[36]",
|
||
|
"user_clock",
|
||
|
"mask_rev_in[8]",
|
||
|
"mask_rev_in[7]",
|
||
|
"VGND",
|
||
|
"VPWR"
|
||
|
], [
|
||
|
"wb_clk_i",
|
||
|
"wb_adr_i[21]",
|
||
|
"wb_adr_i[20]",
|
||
|
"wb_adr_i[1]",
|
||
|
"wb_adr_i[0]",
|
||
|
"spimemio_flash_csb",
|
||
|
"spi_enabled",
|
||
|
"qspi_enabled",
|
||
|
"mgmt_gpio_in[7]",
|
||
|
"mgmt_gpio_in[5]",
|
||
|
"trap",
|
||
|
"mgmt_gpio_in[3]",
|
||
|
"mgmt_gpio_in[37]",
|
||
|
"pad_flash_io1_di",
|
||
|
"mgmt_gpio_in[34]",
|
||
|
"mgmt_gpio_in[2]",
|
||
|
"mgmt_gpio_in[30]",
|
||
|
"mgmt_gpio_in[28]",
|
||
|
"usr2_vcc_pwrgood",
|
||
|
"usr1_vdd_pwrgood",
|
||
|
"spimemio_flash_io0_do",
|
||
|
"usr1_vcc_pwrgood",
|
||
|
"mgmt_gpio_in[23]",
|
||
|
"spimemio_flash_clk",
|
||
|
"mgmt_gpio_in[22]",
|
||
|
"mgmt_gpio_in[8]",
|
||
|
"mgmt_gpio_in[12]",
|
||
|
"mgmt_gpio_in[11]",
|
||
|
"mgmt_gpio_in[0]",
|
||
|
"mgmt_gpio_in[36]",
|
||
|
"mask_rev_in[9]",
|
||
|
"mgmt_gpio_in[18]",
|
||
|
"mask_rev_in[22]",
|
||
|
"mask_rev_in[20]",
|
||
|
"mgmt_gpio_in[10]",
|
||
|
"mgmt_gpio_in[1]",
|
||
|
"mgmt_gpio_in[19]",
|
||
|
"mask_rev_in[28]",
|
||
|
"mask_rev_in[27]",
|
||
|
"mgmt_gpio_in[27]",
|
||
|
"mgmt_gpio_in[17]",
|
||
|
"mgmt_gpio_in[26]",
|
||
|
"mgmt_gpio_in[35]",
|
||
|
"mgmt_gpio_in[25]",
|
||
|
"mgmt_gpio_in[33]",
|
||
|
"spimemio_flash_io3_oeb",
|
||
|
"spimemio_flash_io2_oeb",
|
||
|
"mgmt_gpio_in[21]",
|
||
|
"mask_rev_in[30]",
|
||
|
"mgmt_gpio_in[20]",
|
||
|
"mask_rev_in[2]",
|
||
|
"mask_rev_in[1]",
|
||
|
"spimemio_flash_io2_do",
|
||
|
"mask_rev_in[26]",
|
||
|
"mask_rev_in[16]",
|
||
|
"mgmt_gpio_in[14]",
|
||
|
"mgmt_gpio_in[13]",
|
||
|
"mgmt_gpio_in[32]",
|
||
|
"spi_sdoenb",
|
||
|
"spi_sdo",
|
||
|
"debug_mode",
|
||
|
"wb_adr_i[2]",
|
||
|
"wb_adr_i[3]",
|
||
|
"wb_adr_i[4]",
|
||
|
"wb_adr_i[6]",
|
||
|
"wb_adr_i[7]",
|
||
|
"wb_adr_i[5]",
|
||
|
"usr2_vdd_pwrgood",
|
||
|
"spimemio_flash_io0_oeb",
|
||
|
"mgmt_gpio_in[15]",
|
||
|
"wb_rstn_i",
|
||
|
"mask_rev_in[3]",
|
||
|
"mask_rev_in[31]",
|
||
|
"mgmt_gpio_in[6]",
|
||
|
"mask_rev_in[29]",
|
||
|
"mask_rev_in[19]",
|
||
|
"mgmt_gpio_in[29]",
|
||
|
"mask_rev_in[18]",
|
||
|
"spi_csb",
|
||
|
"mask_rev_in[17]",
|
||
|
"mask_rev_in[14]",
|
||
|
"ser_tx",
|
||
|
"mask_rev_in[13]",
|
||
|
"mgmt_gpio_in[16]",
|
||
|
"mask_rev_in[6]",
|
||
|
"mask_rev_in[25]",
|
||
|
"mask_rev_in[15]",
|
||
|
"mask_rev_in[23]",
|
||
|
"mask_rev_in[12]",
|
||
|
"porb",
|
||
|
"mask_rev_in[5]",
|
||
|
"mask_rev_in[21]",
|
||
|
"mask_rev_in[24]",
|
||
|
"mask_rev_in[11]",
|
||
|
"mgmt_gpio_in[24]",
|
||
|
"mask_rev_in[4]",
|
||
|
"mask_rev_in[10]",
|
||
|
"pad_flash_io0_di",
|
||
|
"mask_rev_in[0]",
|
||
|
"mgmt_gpio_in[9]",
|
||
|
"debug_out",
|
||
|
"mgmt_gpio_in[31]",
|
||
|
"debug_oeb",
|
||
|
"spimemio_flash_io3_do",
|
||
|
"spi_sck",
|
||
|
"wb_adr_i[28]",
|
||
|
"wb_adr_i[27]",
|
||
|
"wb_adr_i[26]",
|
||
|
"wb_adr_i[25]",
|
||
|
"wb_adr_i[24]",
|
||
|
"wb_dat_i[17]",
|
||
|
"wb_dat_i[23]",
|
||
|
"wb_dat_i[22]",
|
||
|
"wb_dat_i[27]",
|
||
|
"wb_dat_i[26]",
|
||
|
"wb_dat_i[8]",
|
||
|
"wb_dat_i[13]",
|
||
|
"wb_dat_i[12]",
|
||
|
"wb_adr_i[31]",
|
||
|
"wb_dat_i[16]",
|
||
|
"wb_dat_i[20]",
|
||
|
"wb_dat_i[21]",
|
||
|
"wb_dat_i[10]",
|
||
|
"wb_dat_i[11]",
|
||
|
"wb_dat_i[9]",
|
||
|
"wb_dat_i[14]",
|
||
|
"wb_dat_i[15]",
|
||
|
"wb_adr_i[30]",
|
||
|
"wb_sel_i[0]",
|
||
|
"wb_dat_i[1]",
|
||
|
"wb_dat_i[3]",
|
||
|
"wb_dat_i[2]",
|
||
|
"wb_dat_i[7]",
|
||
|
"wb_dat_i[6]",
|
||
|
"wb_dat_i[0]",
|
||
|
"wb_dat_i[4]",
|
||
|
"wb_dat_i[5]",
|
||
|
"wb_dat_i[24]",
|
||
|
"wb_dat_i[28]",
|
||
|
"wb_dat_i[29]",
|
||
|
"wb_dat_i[18]",
|
||
|
"wb_dat_i[19]",
|
||
|
"wb_dat_i[25]",
|
||
|
"wb_dat_i[30]",
|
||
|
"wb_dat_i[31]",
|
||
|
"wb_cyc_i",
|
||
|
"wb_adr_i[29]",
|
||
|
"wb_adr_i[9]",
|
||
|
"uart_enabled",
|
||
|
"wb_adr_i[19]",
|
||
|
"wb_adr_i[18]",
|
||
|
"wb_adr_i[8]",
|
||
|
"wb_adr_i[17]",
|
||
|
"wb_adr_i[13]",
|
||
|
"wb_sel_i[3]",
|
||
|
"wb_adr_i[16]",
|
||
|
"wb_adr_i[12]",
|
||
|
"wb_sel_i[2]",
|
||
|
"wb_adr_i[15]",
|
||
|
"wb_adr_i[11]",
|
||
|
"wb_sel_i[1]",
|
||
|
"wb_adr_i[14]",
|
||
|
"wb_adr_i[10]",
|
||
|
"spimemio_flash_io1_oeb",
|
||
|
"spimemio_flash_io1_do",
|
||
|
"wb_stb_i",
|
||
|
"wb_we_i",
|
||
|
"wb_adr_i[23]",
|
||
|
"wb_adr_i[22]",
|
||
|
"pad_flash_clk",
|
||
|
"mgmt_gpio_out[9]",
|
||
|
"mgmt_gpio_out[15]",
|
||
|
"mgmt_gpio_out[14]",
|
||
|
"pll_trim[5]",
|
||
|
"pll_trim[19]",
|
||
|
"pll_sel[2]",
|
||
|
"pll_trim[4]",
|
||
|
"pll_trim[18]",
|
||
|
"pll_sel[1]",
|
||
|
"pll90_sel[1]",
|
||
|
"pll_trim[3]",
|
||
|
"pll_trim[17]",
|
||
|
"pll_sel[0]",
|
||
|
"pll_trim[2]",
|
||
|
"pll_trim[16]",
|
||
|
"pll_ena",
|
||
|
"pll_trim[25]",
|
||
|
"pll_div[4]",
|
||
|
"pll_trim[24]",
|
||
|
"pll_trim[23]",
|
||
|
"pwr_ctrl_out[3]",
|
||
|
"pwr_ctrl_out[2]",
|
||
|
"pwr_ctrl_out[1]",
|
||
|
"pwr_ctrl_out[0]",
|
||
|
"pll_trim[9]",
|
||
|
"irq[0]",
|
||
|
"pll_trim[13]",
|
||
|
"pll_div[2]",
|
||
|
"pll_trim[22]",
|
||
|
"pll_trim[12]",
|
||
|
"pll_div[1]",
|
||
|
"pll_trim[8]",
|
||
|
"pll_trim[21]",
|
||
|
"pll_trim[11]",
|
||
|
"pll_div[0]",
|
||
|
"pll_trim[20]",
|
||
|
"pll_trim[10]",
|
||
|
"pll_dco_ena",
|
||
|
"pll_trim[1]",
|
||
|
"pll_trim[0]",
|
||
|
"pll_bypass",
|
||
|
"pll90_sel[2]",
|
||
|
"pll90_sel[0]",
|
||
|
"pll_trim[15]",
|
||
|
"pll_trim[14]",
|
||
|
"serial_clock",
|
||
|
"pll_div[3]",
|
||
|
"pll_trim[7]",
|
||
|
"pll_trim[6]",
|
||
|
"mgmt_gpio_out[34]",
|
||
|
"pad_flash_io1_oeb",
|
||
|
"serial_data_2",
|
||
|
"serial_data_1",
|
||
|
"reset",
|
||
|
"mgmt_gpio_out[33]",
|
||
|
"mgmt_gpio_out[23]",
|
||
|
"mgmt_gpio_out[24]",
|
||
|
"mgmt_gpio_out[25]",
|
||
|
"mgmt_gpio_out[7]",
|
||
|
"mgmt_gpio_out[12]",
|
||
|
"mgmt_gpio_out[11]",
|
||
|
"mgmt_gpio_out[5]",
|
||
|
"pad_flash_io0_ieb",
|
||
|
"mgmt_gpio_out[21]",
|
||
|
"mgmt_gpio_out[20]",
|
||
|
"mgmt_gpio_out[22]",
|
||
|
"mgmt_gpio_out[30]",
|
||
|
"mgmt_gpio_out[31]",
|
||
|
"mgmt_gpio_out[29]",
|
||
|
"mgmt_gpio_out[2]",
|
||
|
"mgmt_gpio_out[4]",
|
||
|
"mgmt_gpio_out[3]",
|
||
|
"mgmt_gpio_out[19]",
|
||
|
"mgmt_gpio_out[18]",
|
||
|
"mgmt_gpio_out[17]",
|
||
|
"mgmt_gpio_out[26]",
|
||
|
"mgmt_gpio_out[27]",
|
||
|
"mgmt_gpio_out[28]",
|
||
|
"mgmt_gpio_out[16]",
|
||
|
"mgmt_gpio_in[4]",
|
||
|
"pad_flash_clk_oeb",
|
||
|
"wb_ack_o",
|
||
|
"ser_rx",
|
||
|
"spimemio_flash_io3_di",
|
||
|
"spimemio_flash_io2_di",
|
||
|
"spimemio_flash_io1_di",
|
||
|
"spimemio_flash_io0_di",
|
||
|
"mgmt_gpio_oeb[1]",
|
||
|
"mgmt_gpio_oeb[0]",
|
||
|
"spi_sdi",
|
||
|
"serial_resetn",
|
||
|
"irq[1]",
|
||
|
"irq[2]",
|
||
|
"serial_load",
|
||
|
"debug_in",
|
||
|
"wb_dat_o[12]",
|
||
|
"wb_dat_o[10]",
|
||
|
"wb_dat_o[9]",
|
||
|
"wb_dat_o[8]",
|
||
|
"wb_dat_o[5]",
|
||
|
"wb_dat_o[6]",
|
||
|
"wb_dat_o[13]",
|
||
|
"wb_dat_o[7]",
|
||
|
"wb_dat_o[17]",
|
||
|
"wb_dat_o[19]",
|
||
|
"wb_dat_o[27]",
|
||
|
"wb_dat_o[22]",
|
||
|
"wb_dat_o[15]",
|
||
|
"wb_dat_o[21]",
|
||
|
"wb_dat_o[14]",
|
||
|
"wb_dat_o[30]",
|
||
|
"wb_dat_o[23]",
|
||
|
"wb_dat_o[11]",
|
||
|
"wb_dat_o[3]",
|
||
|
"wb_dat_o[0]",
|
||
|
"wb_dat_o[1]",
|
||
|
"wb_dat_o[26]",
|
||
|
"wb_dat_o[2]",
|
||
|
"wb_dat_o[18]",
|
||
|
"wb_dat_o[16]",
|
||
|
"wb_dat_o[25]",
|
||
|
"wb_dat_o[24]",
|
||
|
"wb_dat_o[31]",
|
||
|
"wb_dat_o[29]",
|
||
|
"wb_dat_o[28]",
|
||
|
"wb_dat_o[4]",
|
||
|
"wb_dat_o[20]",
|
||
|
"mgmt_gpio_oeb[5]",
|
||
|
"mgmt_gpio_out[13]",
|
||
|
"mgmt_gpio_oeb[14]",
|
||
|
"mgmt_gpio_oeb[17]",
|
||
|
"mgmt_gpio_oeb[18]",
|
||
|
"mgmt_gpio_oeb[27]",
|
||
|
"mgmt_gpio_oeb[3]",
|
||
|
"mgmt_gpio_out[8]",
|
||
|
"mgmt_gpio_out[32]",
|
||
|
"mgmt_gpio_out[35]",
|
||
|
"mgmt_gpio_oeb[36]",
|
||
|
"mgmt_gpio_oeb[37]",
|
||
|
"pad_flash_io1_do",
|
||
|
"mgmt_gpio_out[6]",
|
||
|
"mgmt_gpio_out[10]",
|
||
|
"mgmt_gpio_oeb[35]",
|
||
|
"pad_flash_io0_oeb",
|
||
|
"pad_flash_io1_ieb",
|
||
|
"mgmt_gpio_out[1]",
|
||
|
"mgmt_gpio_out[0]",
|
||
|
"pad_flash_io0_do",
|
||
|
"mgmt_gpio_oeb[32]",
|
||
|
"mgmt_gpio_oeb[33]",
|
||
|
"mgmt_gpio_oeb[34]",
|
||
|
"pad_flash_csb_oeb",
|
||
|
"mgmt_gpio_out[37]",
|
||
|
"mgmt_gpio_oeb[10]",
|
||
|
"mgmt_gpio_oeb[11]",
|
||
|
"mgmt_gpio_oeb[12]",
|
||
|
"mgmt_gpio_oeb[13]",
|
||
|
"mgmt_gpio_oeb[15]",
|
||
|
"mgmt_gpio_oeb[16]",
|
||
|
"mgmt_gpio_oeb[19]",
|
||
|
"mgmt_gpio_oeb[20]",
|
||
|
"mgmt_gpio_oeb[21]",
|
||
|
"mgmt_gpio_oeb[22]",
|
||
|
"mgmt_gpio_oeb[23]",
|
||
|
"mgmt_gpio_oeb[24]",
|
||
|
"mgmt_gpio_oeb[25]",
|
||
|
"mgmt_gpio_oeb[26]",
|
||
|
"mgmt_gpio_oeb[28]",
|
||
|
"mgmt_gpio_oeb[29]",
|
||
|
"mgmt_gpio_oeb[2]",
|
||
|
"mgmt_gpio_oeb[30]",
|
||
|
"mgmt_gpio_oeb[31]",
|
||
|
"mgmt_gpio_oeb[4]",
|
||
|
"mgmt_gpio_oeb[6]",
|
||
|
"mgmt_gpio_oeb[7]",
|
||
|
"mgmt_gpio_oeb[8]",
|
||
|
"mgmt_gpio_oeb[9]",
|
||
|
"pad_flash_csb",
|
||
|
"mgmt_gpio_out[36]",
|
||
|
"user_clock",
|
||
|
"mask_rev_in[8]",
|
||
|
"mask_rev_in[7]",
|
||
|
"VGND",
|
||
|
"VPWR"
|
||
|
]
|
||
|
]
|
||
|
}
|
||
|
]
|