Commit Graph

476 Commits

Author SHA1 Message Date
The Syf Tool c5e80e4bfb Bug avec le Bulk et les Alims ... 1999-11-23 15:35:15 +00:00
The Syf Tool e4e40b5493 Bug avec le bulk et les Alims .... 1999-11-23 15:35:03 +00:00
The Syf Tool 1f475e39d7 Pb avec l'extraction du bulk et les equis d'alim !!!
Il faudra trouver une solution ...
1999-11-23 15:31:14 +00:00
The Syf Tool 8402ade906 Le Man de K2F 1999-11-22 15:47:38 +00:00
Olivier Sirol 9d6303f5d2 TOP degage 1999-11-22 15:43:11 +00:00
The Syf Tool 86be2f72f0 Ajout des nouvelles fonctionnalites 1999-11-22 15:29:55 +00:00
Olivier Sirol 216eccaffa nouvautes... 1999-11-22 15:28:21 +00:00
Olivier Sirol 66d161370c meilleur PATH pour de meilleurs msgs 1999-11-22 14:57:40 +00:00
Olivier Sirol ecf2116e31 nouveau lib.mk 1999-11-22 14:38:43 +00:00
Olivier Sirol a019be6316 env par def : SCALEX a 100 et cmos8.rds 1999-11-22 14:37:32 +00:00
The Syf Tool 0c10afad56 Nouvelle version RPR 1999-11-22 09:42:11 +00:00
The Syf Tool 50232de037 Modification du fichier techno pour la nouvelle librairie RPR 1999-11-22 09:28:53 +00:00
Ludovic Jacomme ac73d123cd Nouvelle version de RDS (Bulk pour Lynx) 1999-11-19 17:17:02 +00:00
Olivier Sirol 3e0c08a49d plus de chmod de dir 1999-11-19 16:39:54 +00:00
Ludovic Jacomme 902cf4ea71 Il n'y a plus maintenant que trois architectures :
Linux Solaris et SunOS ... (Linux_elf n'existant plus au labo)
1999-11-19 10:51:33 +00:00
Olivier Sirol aeeb0f7598 bug chmod 1999-11-16 19:44:28 +00:00
Olivier Sirol 41c9ac28ba nouvelle version 1999-11-16 19:33:29 +00:00
Olivier Sirol 8b49321669 nouvelle version 1999-11-16 19:32:38 +00:00
Ludovic Jacomme 7d313ffda5 Correction bugs 1999-11-16 17:12:37 +00:00
The Syf Tool 1324a07928 Modif BUGs (chmod sur les fichiers installes) 1999-11-15 14:45:25 +00:00
Franck Wajsburt 26b1060fa2 Cette bibliotheque permet de reutiliser les netlists utilisant sclib tout en
en routant avec des cellules sxlib. A chaque cellule de sclib on associe
une ou deux cellules de sxlib.
Cette bibliotheque n'est pas ideale pour les registres pusique les
registres de sclib echantillonne sur front descendant et ceux de sclib
sur front montant, en consequence de quoi chaque cellules bascule de
sclib contient un registre sur l'horloge. Mais bon, ce sera peut-etre
utile.
1999-11-09 15:51:59 +00:00
Franck Wajsburt b333beba19 modif mineure dans la maniere de decrire le comportement des cellules 1999-11-09 15:01:24 +00:00
Franck Wajsburt bcfbabe586 erreur pour la regle distance ALU1 restee a 3 alors qu'elle repasse a 2.5 1999-11-09 14:31:45 +00:00
Olivier Sirol 043b540393 mourad et amar 1999-11-08 12:33:37 +00:00
Olivier Sirol 24637d8e79 ATTENTION: TOP est remplace par ALLIANCE_TOP, round 2, les pb vont suivre :-) 1999-11-05 16:43:20 +00:00
Olivier Sirol 3596b97ae2 yen a plus besoin, je l'ai mis dans fpgen 1999-11-05 16:05:15 +00:00
Olivier Sirol 73a012e14d ATTENTION: MACHINE est remplace par ALLIANCE_OS, premier round 1999-11-05 16:03:20 +00:00
The Syf Tool c272df21f4 Ajout des differentes options en lignes de Graal et de Dreal 1999-11-05 14:23:30 +00:00
Franck Wajsburt 21759c6309 les toutes recentes regles ALU5 et ALU6 changent
Deja on suppose, que l'ALU5 et l'ALU6 sont utilises (pas seulement l'ALU5).
La largeur min des fils et des VIA est 2, comme pour les autres ALUs
En revanche le pitch ALU5 est 10, et le pitch ALU6 est 14
1999-11-04 13:54:08 +00:00
Olivier Sirol 5199c61a37 ouf... 1999-11-04 13:53:11 +00:00
Olivier Sirol df9243e5e7 pb mails 1999-11-04 13:51:22 +00:00
Olivier Sirol cd39ec55d4 pb mails 1999-11-04 13:36:59 +00:00
Franck Wajsburt ada05fb534 cmos_7 reprend les anciennes regles pour les niveaux ALU2 et GATE
hormis que les stacked sont autorises
cmos_9 contient les nouvelles regles
1999-11-04 13:30:57 +00:00
Franck Wajsburt c31a6942d4 e a jour des commentaires des nouvelles regles sur les vias
je rapelle, les distance centre a centre entre VIA de meme type sont
CONT-CONT 4
VIA1-VIA1 5
VIA2-VIA2 5
VIA3-VIA3 5
VIA4-VIA4 6 -- regles provisoires pusiqu'il s'agit des regles ALU5 et 6
VIA5-VIA5 6 -- idem
1999-11-04 11:59:52 +00:00
Franck Wajsburt af44f6325e une erreur dans l'une la regles de dessin distance VIA3-VIA3
proposition :
distance centre a centre de 2 CONT : 4
distance centre a centre de 2 VIA1 : 5 -- precedemment a 4
distance centre a centre de 2 VIA2 : 5 -- precedemment a 4
distance centre a centre de 2 VIA3 : 5 -- precedemment a 4
distance centre a centre de 2 VIA4 : 6
distance centre a centre de 2 VIA5 : 6
1999-11-03 16:30:24 +00:00
Franck Wajsburt f20062e2ca oups encore une erreur de layer 1999-11-03 12:57:31 +00:00
Franck Wajsburt 2839b38043 oubli
RDS_VIA4 et RDS_VIA5 n'etait pas declares pour le DRC
1999-11-03 12:45:36 +00:00
Franck Wajsburt b26c8f34bd regles ALU5 et ALU6
largeur min : 4
distance min : 10
taille du via ALU4/ALU5 et ALU5/ALU6 : 4 (soit la meme largeur que le fil)
ce qui donne un pitch de 14 lambdas !!!
ces valeurs ont ete determinees pour la techno 0.25 de ST
je considere QU'ELLES NE SONT PAS DEFINITIVES
mais elles interdisent dans la pratique d'utiliser les niveaux 5 et 6
pour autre chose que les alims et les horloges
1999-11-03 10:55:36 +00:00
Franck Wajsburt fa3e4d01de quelques cellules avaient des problemes
synopsys peut utiliser les nouvelles cellules sauf full et haf adder et la sff3
1999-10-30 18:36:03 +00:00
Olivier Sirol ceac279355 mail deconne 1999-10-29 08:47:30 +00:00
Olivier Sirol 3b2b1dbb51 Alliance 4.0 1999-10-28 15:56:29 +00:00
Olivier Sirol f2f584fa9c lib fgn avait disparu.... 1999-10-28 15:32:20 +00:00
The Simcity Tool d532b81835 Pour Asimut:
- Corrections de divers Bugs au niveau de la gestion des 'u'
      (evaluation des gex foireuse).

    - Ajout de Warning lors des conflits d'ecriture

    - Gestion de l'Affichage depend du format de patterns reconnu.

    - Verif de l'absence de delais sur les registres
      Warning plus mise a 0 des delais + ajout de l'option -bufreg

    - options plus courtes : exemple -zd au lieu de -zerodelay

    - Modifs des fonctions de resolution Mux et Wor qui maintenant
      donnent un 'u' quand il n'y a pas de driver actif.

Pour les patterns :

    - Corrections de divers Bugs au niveau de la compil. des patterns.

    - Gestion du temps plus restricve : 2 formats autorises :
         - L'ancien format, aucune date ne doit apparaitre
         - Le nouveau format, toutes les dates doivent apparaitre
           et doivent etre strictement croissantes.
           ATTENTION : si le 1er pattern n'a pas de date specifiee,
           le compilateur deduit que c'est un ancien format de pat.

    - Ajout du mode PAT_TIME__VU pour PAT_TIMEUNIT afin de distinguer
      les anciens fichiers de facon propre

    - Ajout du mode PAT_TIME__VU pour PAT_TIMEUNIT afin de distinguer
      les anciens fichiers de facon propre.

    - modifs du driver pour driver ancien/nouveau format en fonction
      de PAT_TIMEUNIT. Les patterns au temps 0 ne sont plus drives
      sans champs date.

Pour genpat :

    - ajout de la fonction SETTUNIT qui permet d'indiquer l'unite de temps

    - ajout d'un champs dans DECLAR et ARRAY pour permettre des SPY.

Les Mans :

    - Mise a jour de toutes ces petites choses.
1999-10-25 08:03:16 +00:00
Olivier Sirol d8597b8d39 DALLIANCE_DISTRIB 1999-10-22 11:55:27 +00:00
Franck Wajsburt 632ebf6e73 nouvelles cellules voir man 1999-10-21 16:18:45 +00:00
Olivier Sirol 6fea8d1b39 meilleur path 1999-10-21 13:53:13 +00:00
Olivier Sirol f24c3c3961 Czo : ajout de -DMACHINE dans les .mk 1999-10-21 13:24:56 +00:00
Franck Wajsburt 8e7858a9f5 ajout de nouvelles cellules et quelques info generales en plus 1999-10-21 11:45:10 +00:00
Olivier Sirol 91c1379ad8 la perfection nest pas loin 1999-10-15 16:38:24 +00:00
Olivier Sirol 48838e7f02 umask 002 1999-10-15 15:51:11 +00:00