target/riscv: added support for missing VCSR register

Change-Id: I0ce7b9e76c613400916c46fad0f19984ea4b482e
This commit is contained in:
Parshintsev Anatoly 2023-01-10 17:39:52 +03:00
parent 43ea20dfbb
commit 71e3d0aecb
3 changed files with 3 additions and 0 deletions

View File

@ -81,6 +81,7 @@ enum gdb_regno {
GDB_REGNO_VSTART = CSR_VSTART + GDB_REGNO_CSR0,
GDB_REGNO_VXSAT = CSR_VXSAT + GDB_REGNO_CSR0,
GDB_REGNO_VXRM = CSR_VXRM + GDB_REGNO_CSR0,
GDB_REGNO_VCSR = CSR_VCSR + GDB_REGNO_CSR0,
GDB_REGNO_VLENB = CSR_VLENB + GDB_REGNO_CSR0,
GDB_REGNO_VL = CSR_VL + GDB_REGNO_CSR0,
GDB_REGNO_VTYPE = CSR_VTYPE + GDB_REGNO_CSR0,

View File

@ -1075,6 +1075,7 @@ static int is_vector_reg(uint32_t gdb_regno)
gdb_regno == GDB_REGNO_VSTART ||
gdb_regno == GDB_REGNO_VXSAT ||
gdb_regno == GDB_REGNO_VXRM ||
gdb_regno == GDB_REGNO_VCSR ||
gdb_regno == GDB_REGNO_VL ||
gdb_regno == GDB_REGNO_VTYPE ||
gdb_regno == GDB_REGNO_VLENB;

View File

@ -5188,6 +5188,7 @@ int riscv_init_registers(struct target *target)
case CSR_VXSAT:
case CSR_VXRM:
case CSR_VL:
case CSR_VCSR:
case CSR_VTYPE:
case CSR_VLENB:
r->exist = (info->vlenb > 0);